CMOS பொதுவாக எதைக் குறிக்கிறது:

This question was previously asked in
UPRVUNL JE EE 21 Oct 2021 Official Paper (Shift 1)
View all UPRVUNL JE Papers >
  1. காம்ப்ளக்ஸ் MOSFET (Complex MOSFET)
  2. கண்வென்ஷனல் MOSFET (Conventional MOSFET)
  3. கம்மோர்ஷியல் MOSFET (Commercial MOSFET)
  4. காம்ப்ளிமெண்டரி MOSFET (Complementary MOSFET)

Answer (Detailed Solution Below)

Option 4 : காம்ப்ளிமெண்டரி MOSFET (Complementary MOSFET)
Free
ST 1: UPRVUNL JE - Basic Concepts and Circuit law
6.2 K Users
20 Questions 20 Marks 20 Mins

Detailed Solution

Download Solution PDF

CMOS:

  • CMOS என்ற சொல் “காம்ப்ளிமெண்டரி மெட்டல் ஆக்சைடு செமிகண்டக்டர் (காம்ப்ளிமெண்டரி MOSFET)” என்பதன் சுருக்கமாகும்.
  • இது கம்ப்யூட்டர் சிப் வடிவமைப்புத் துறையில் மிகவும் பிரபலமான தொழில்நுட்பங்களில் ஒன்றாகும், மேலும் இது இன்று ஏராளமான மற்றும் பல்வேறு பயன்பாடுகளில் ஒருங்கிணைந்த சர்க்யூட்களை உருவாக்கப் பரவலாகப் பயன்படுத்தப்படுகிறது.
  • இன்றைய கம்ப்யூட்டர் நினைவகங்கள், CPU-க்கள் மற்றும் செல்போன்கள் பல முக்கிய நன்மைகள் காரணமாக இந்த தொழில்நுட்பத்தைப் பயன்படுத்துகின்றன.
  • இந்த தொழில்நுட்பம் P சேனல் மற்றும் N சேனல் செமிகண்டக்டர் சாதனங்கள் இரண்டையும் பயன்படுத்துகிறது.
  • இன்று கிடைக்கக்கூடிய மிகவும் பிரபலமான MOSFET தொழில்நுட்பங்களில் ஒன்று காம்ப்ளிமெண்டரி MOS அல்லது CMOS தொழில்நுட்பமாகும்.
  • மைக்ரோபிராசசர்கள், மைக்ரோகண்ட்ரோலர் சிப்கள், RAM, ROM, EEPROM போன்ற நினைவகங்கள் மற்றும் பயன்பாடு சார்ந்த ஒருங்கிணைந்த சர்க்யூட்கள் (ASIC-கள்) ஆகியவற்றிற்கான ஆதிக்கம் செலுத்தும் செமிகண்டக்டர் தொழில்நுட்பம் இதுவாகும்.


CMOS லாஜிக் கேட்ஸின் நன்மைகள்:

  1. மிகவும் பெரிய ஃபேன்-அவுட் திறன் (>50).
  2. அனைத்து கேட்ஸ்களிலும் குறைந்த ஆற்றல் இழப்பு (ஒரு சில nW).
  3. மிக அதிக இரைச்சல்-தடுப்பு மற்றும் இரைச்சல்-விளிம்பு (பொதுவாக, VDD/2).
  4. NMOS ஐ விட குறைந்த பரப்புதல் தாமதம்.
  5. NMOS ஐ விட அதிக வேகம். தற்போது, 4 GHz (அல்லது அதற்கு மேல்) செயல்படும் கம்ப்யூட்டர் சிப்கள் திறந்த சந்தையில் கிடைக்கின்றன.
  6. பெரிய லாஜிக் ஸ்விங் (=VDD).
  7. ஒற்றை மின்சாரம் (+ VDD) மட்டுமே தேவை.
  8. TTL கேட்ஸ்களுடன் நேரடியாக இணக்கமானது.
  9. வெப்பநிலை நிலைத்தன்மை சிறந்தது.
  10. குறைந்த மின்னழுத்த (1.5 V) சிப்கள் இப்போது கிடைக்கின்றன.

CMOS லாஜிக் கேட்ஸின் தீமைகள்:

  1. கூடுதல் செயலாக்க படிகள் காரணமாக அதிகரித்த செலவு. ஆனால், இது சரி செய்யப்படுகிறது.
  2. பேக்கிங் அடர்த்தி NMOS ஐ விட குறைவு. பாஸ்-ட்ரான்சிஸ்டர் லாஜிக் கட்டமைப்பைப் பயன்படுத்துவதன் மூலம், NMOS கேட்டை விட ஒப்பிடக்கூடிய அல்லது அதற்கு மேற்பட்ட பேக்கிங் அடர்த்தி சாத்தியமாகும்.
  3. MOS சிப்கள் ஸ்டாடிக் சார்ஜ்களைப் பெறுவதிலிருந்து பாதுகாக்கப்பட வேண்டும், லீட்களைச் சுருக்கி வைத்திருப்பதன் மூலம். லீட்களில் சேகரிக்கப்பட்ட ஸ்டாடிக் சார்ஜ்கள் சிப்பைப் பாதிக்கும். தற்போது இந்த சிக்கல் உள்ளமைக்கப்பட்ட பாதுகாப்பு சாதனங்கள் அல்லது சர்க்யூட்களைப் பயன்படுத்துவதன் மூலம் சரி செய்யப்பட்டுள்ளது.
  4. CMOS லாஜிக் குடும்பத்தின் முக்கிய குறைபாடு அவற்றின் மெதுவான செயல்பாட்டு வேகம் ஆகும்.
  5. CMOS குடும்பத்திற்கான பரப்புதல் தாமத நேரம் சுமார் 50ns ஆகவும், TTL லாஜிக் குடும்பத்திற்கு சுமார் 4 முதல் 12 ns ஆகவும் கண்டறியப்பட்டுள்ளது.
Latest UPRVUNL JE Updates

Last updated on Jun 13, 2024

UPRVUNL JE Notification 2024 is to be Released soon! The Uttar Pradesh Rajya Vidyut Utpadan Nigam Limited (UPRVUNL) is expected to announce a total of 241 vacancies for Junior Engineer Recruitment in 2024. The selection of candidates for the UPRVUNL JE post will depend on the Computer Test and Document Verification. With Diploma in Engineering as the basic, this is a golden opportunity for job seekers. To prepare for future exam practice you can use the UPRVUNL JE Previous Year Papers.

More MOSFET Questions

Get Free Access Now
Hot Links: teen patti 3a all teen patti teen patti party